【科目名稱(chēng)】 數字電子技術(shù)
【科目編號】 814
【考試用具及特殊說(shuō)明】無(wú)
【主要內容】
一、基本要求
要求考生全面系統掌握數字電路的基本概念、基本原理和基本設 計方法。熟悉數字電路的工作特點(diǎn)并且具備綜合運用數字電路的相關(guān) 知識解決電子信息系統復雜工程問(wèn)題的能力。
二、考試形式與試卷結構
1 .試卷成績(jì)及考試時(shí)間
本試卷滿(mǎn)分為 150 分,考試時(shí)間為 180 分鐘。
2 .答題方式
閉卷、筆試。
3 .參考教材
《數字電子技術(shù)基礎》,閻石,高等教育出版社,第 6 版。
4. 題型結構
(1)填空題:10 小題,每小題 2 分,共 20 分; (2)選擇題:10 小題,每小題 3 分,共 30 分;
(3)電路分析和設計題: 5 小題,每小題 20 分,共 100 分。
三、考試范圍
1.數制和碼制: 幾種常用的數制、不同數制間的轉換、二進(jìn)制反碼、 補碼和補碼運算、幾種常用的編碼。
考試要求:理解關(guān)于數字電路的基本概念;掌握二進(jìn)制、十進(jìn)制、八 進(jìn)制以及十六進(jìn)制之間的相互轉換;理解 8421BCD 編碼。
2.邏輯代數基礎:邏輯代數中的三種基本運算、邏輯代數的基本公式 和常用公式、邏輯代數的基本定理、邏輯函數及其描述方法、邏輯函 數的化簡(jiǎn)方法、具有無(wú)關(guān)項的邏輯函數及其化簡(jiǎn)。
考試要求:理解邏輯代數中與、或、非三種基本運算;掌握邏輯代數 的基本公式和常用公式;掌握邏輯代數的反演定理、代入定理和對偶 定理;理解邏輯函數的兩種標準形式;掌握邏輯函數的各種表示方法 及相互轉換;理解邏輯函數化簡(jiǎn)的重要意義,掌握邏輯函數的公式化 簡(jiǎn)法和卡諾圖化簡(jiǎn)法;理解約束項、任意項、無(wú)關(guān)項的概念以及無(wú)關(guān) 項在化簡(jiǎn)邏輯函數中的應用。
3.門(mén)電路:半導體二極管門(mén)電路、CMOS 門(mén)電路、TTL 門(mén)電路。
考試要求: 了解半導體二極管、三極管和 MOS 管的開(kāi)關(guān)特性;掌握 TTL 與非門(mén)的基本工作原理、主要特性和參數;掌握集電極開(kāi)路門(mén)和 三態(tài)門(mén)的主要特點(diǎn);了解 MOS 邏輯門(mén)(以 CMOS 為主)的主要特點(diǎn)和 使用方法以及在實(shí)際應用中不同集成工藝門(mén)電路使用時(shí)的注意事項。
4.組合邏輯電路:組合邏輯電路的分析方法、組合邏輯電路的基本設 計方法、若干常用的組合邏輯電路模塊、組合邏輯電路中的競爭—— 冒險。
考試要求:掌握組合邏輯電路的分析和設計方法;掌握常用的中規模組合邏輯器件(包括編碼器、譯碼器、加法器、多路選擇器) 的邏輯 功能和典型應用;理解實(shí)際組合邏輯電路中可能存在的競爭和冒險現 象及常用的消除方法。
5.半導體存儲電路: 觸發(fā)器。
考試要求:理解觸發(fā)器的基本概念、工作原理及多種功能描述方法(包 括狀態(tài)表、特征方程、狀態(tài)轉換圖、激勵表、波形圖);理解基本 RS 觸發(fā)器、同步 RS 觸發(fā)器、主從觸發(fā)器、邊沿觸發(fā)器的動(dòng)作特點(diǎn); 掌握邊沿 D 觸發(fā)器、邊沿 JK 觸發(fā)器所具有的動(dòng)作特點(diǎn)和邏輯功能; 理解觸發(fā)器所構成電路的分析方法及波形圖繪制方法。
6.時(shí)序邏輯電路: 時(shí)序邏輯電路的分析方法、常用的時(shí)序邏輯電路、 時(shí)序邏輯電路的設計方法。
考試要求:理解時(shí)序邏輯電路的基本概念、結構、特點(diǎn)、分類(lèi)以及功 能描述方法;掌握同步、異步時(shí)序電路的概念;掌握典型同步時(shí)序邏 輯電路的設計步驟、方法;掌握典型的時(shí)序邏輯部件(74LS161、 74LS194)的邏輯功能、擴展方法及應用。
7.脈沖波形的產(chǎn)生和整形電路:施密特觸發(fā)電路、單穩態(tài)電路、多諧 振蕩電路、555 定時(shí)器及其應用。
考試要求:理解脈沖產(chǎn)生電路的基本概念、原理及一般分析方法;掌 握 555 定時(shí)器的基本工作原理及典型應用;理解晶體振蕩器、施密特 單穩態(tài)集成電路的基本原理及使用方法。
原標題:2025年沈陽(yáng)大學(xué)碩士研究生初試自命題考試大綱
文章來(lái)源:https://yjs.syu.edu.cn/info/1020/3643.htm