• 1

  • 2

  • 3

  • 4

齊魯工業大學

當前位置:考研招生在線 > 考研復試  > 院校復試

2014年電子科技大學微機原理及數字電路考研復試大綱

時間:2015-05-26     編輯:考研招生在線

微機原理及數字電路復試考試大綱(閉卷)(200分)

(推免生復試總分100分,微機原理和數字電路各占50%)

《微機原理及應用》(100分)

一.參考書目:

《微處理器系統結構及嵌入式系統設計(第二版)》李廣軍電子工業出版社

《微機系統原理與接口技術》李廣軍電子科技大學出版社

二.本大綱適合專業

本大綱適用于自動化、儀器與測量技術等各類工科電子類非計算機專業。

三.內容要求

1.概述

要求內容:計算機發展歷程,集成電路與SoC設計,先進的處理器技術,信息在計算機中的表示方法。指令、程序的概念以及程序的執行過程。嵌入式系統的概念、特點、組成、發展現狀與趨勢。

2.計算機系統的結構組成與工作原理

要求內容:計算機系統的基本結構與組成,計算機系統的工作原理,微處理器體系結構的改進,計算機主要性能評測指標。

3.微處理器體系結構及關鍵技術

要求內容:微處理器體系結構,處理器設計技術,指令系統設計,流水線技術,典型微處理體系結構。

4.總線技術與總線標準

要求內容:總線技術概述、總線仲裁、總線操作與時序,總線標準(片內AMBA總線、PCI系統總線、異步串行通信總線。

5.存儲器系統

要求內容:存儲器件的分類,半導體存儲器的基本結構與性能指標;存儲系統的層次結構,主存儲器設計技術(存儲器地址分配原則;譯碼電路設計方法;存儲器接口設計設計;存儲器系統設計方法)。

6.輸入輸出接口

要求內容:

輸入/輸出接口基礎(接口和端口的概念,輸入/輸出接口功能與結構,端口的編址方法,端口地址的分配原則);接口地址譯碼;接口信息傳輸方式;并行接口,串行接口,定時/計數接口、AD/DA接口的結構特點及設計要點

7.ARM微處理器編程模型

要求內容:ARM內核體系結構,ARM編程模型(處理器工作狀態、處理器運行模式、寄存器組織、數據類型和儲存格式、異常)。

8.ARM匯編指令

要求內容:ARM指令格式(ARM指令的一般編碼格式、ARM指令的條件域、指令的第二源操作數),ARM尋址方式,ARM指令集(數據處理指令、轉移指令、轉移指令、異常產生指令、偽指令)。

9.ARMе程序設計

要求內容:ARM程序開發環境,匯編語言偽指令(符號定義偽指令、數據定義偽指令、匯編控制偽指令、匯編語言中常用的符號、運算符和表達式),ARM匯編語言程序設計。

10.基于ARM微處理器的硬件系統設計

要求內容:基于ARM微處理器的系統設計,ARM微處理器最小硬件系統,人機交互接口,通信接口。

11.基于ARM微處理器的軟件系統設計

要求內容:嵌入式軟件系統結構及工作流程,嵌入式軟件系統的引導和加載(BootLoader程序的基本概念)。

《數字電路》(100分)

一、參考書目:

《數字設計——原理與實踐》(第四版)JohnF.Wackerly機械工業出版社

《數字邏輯設計及應用》姜書艷清華大學出版社

《數字電子技術基礎》(第五版)閻石高等教育出版社

二、本大綱適合專業

本大綱適用于自動化、儀器與測量技術等各類工科電子類非計算機專業。

三、內容要求:

1、數制與編碼

1)正數的十進制、二進制、八進制和十六進制表示方法以及它們之間的相互轉換;

2)符號數的符號-數值碼、補碼、反碼表示以及它們之間的相互轉換;

3)帶符號數補碼的加減運算,溢出判別,符號位擴展;

4)BCD碼、GREY碼之間的相互轉換。

2、組合邏輯設計原理

1)邏輯代數的公理、定理,對偶關系以及在邏輯代數化簡時的應用;

2)邏輯函數的標準積之和、標準和之積、真值表等表達形式;

3)組合邏輯電路的分析方法:邏輯函數表達式的產生過程及邏輯函數表達式的基本化簡方法—函數化簡方法;

4)組合電路的綜合(設計)方法:將功能敘述表達為組合邏輯函數的表達形式、邏輯函數表達式的化簡—函數化簡方法和卡諾圖化簡方法、使用與非門、或非門表達的邏輯函數表達式;

5)邏輯函數的最簡表達形式及綜合設計的其他問題處理方法:無關項的處理、冒險問題和多輸出邏輯化簡的方法。

3、組合邏輯設計實踐

1)應用基本的邏輯門電路完成規定的組合邏輯電路設計,包括使用與非門、或非門實現組合邏輯電路;

2)應用基本的邏輯門和已有的中規模集成電路(MSI)邏輯器件如譯碼器、編碼器、多路選擇器、比較器、全加器、三態器件等作為設計的基本元素完成更為復雜的組合邏輯電路設計。

4、時序邏輯設計原理

1)基本時序元件S-R型、D型鎖存器,S-R型、D型、J-K型、T型觸發器的電路結構,工作原理,時序特性,功能表,特征方程表達式;

2)鐘控同步狀態機的模型圖,狀態機類型及基本分析方法;

3)使用狀態圖表示狀態機狀態轉換關系;

4)鐘控同步狀態機的設計:狀態轉換過程的建立,狀態的化簡與編碼賦值、未用狀態的處理-最小風險方案和最小成本方案、使用狀態轉換表的設計方法、使用狀態圖的設計方法。

5、時序邏輯設計實踐

1)運用基本的邏輯門、觸發器作為設計的基本元素完成計數器、移位寄存器、序列檢測電路和序列發生器的設計;

2)運用基本的邏輯門、觸發器和中規模集成電路(計數器、位移寄存器等)時序功能器件作為設計的基本元素完成更為復雜的時序邏輯電路設計的方法。

相關鏈接:

201?4年考研復試專題|復試經驗|復試試題|復試交流|2014年考研討論版

2014年考研調劑中心|2013年全國考研復試線|歷年復試線趨勢圖

在線報名申請表
上傳

上傳格式要求:jpg、png、zip、docx、、doc、xlsx、xls、pptx、pdf(100MB),最多上傳10個文件