一、考試要求說(shuō)明
1、考試內容
《信息與通信工程綜合基礎》專(zhuān)業(yè)課涵蓋“數字電路”、“C語(yǔ)言程序設計”兩部分內容。
2、試題結構與考查要求
試題結構由硬件基礎模塊、軟件基礎模塊、綜合運用模塊三部分組成。綜合運用模塊考核考生“數字電路”或“C語(yǔ)言程序設計”知識的綜合運用能力,三部分共計150分,考生作答所有模塊。
二、考試大綱簡(jiǎn)介
第一部分:《數字電路》
第一章 邏輯代數基礎
1. 掌握十進(jìn)制數、二進(jìn)制數、十六進(jìn)制數的相互轉換;
2. 掌握五種基本邏輯運算(與、或、非、異或、同或);
3. 掌握邏輯代數的基本公式和定理;
4. 重點(diǎn)掌握邏輯代數的化簡(jiǎn):公式法化簡(jiǎn)和卡諾圖法化簡(jiǎn).
5. 掌握邏輯函數四種表示方法:真值表、邏輯函數表達式、邏輯電路圖、 波形圖及各種表示方法之間的相互轉換。
第二章 門(mén)電路
1. 了解二極管、三極管和MOS管的開(kāi)關(guān)特性及簡(jiǎn)單門(mén)電路的工作原理;
2. 了解其它TTL門(mén)(與非門(mén)、或非門(mén)、異或門(mén)、三態(tài)門(mén),OC門(mén))的工作原理;
3. 了解TTL和CMOS門(mén)電路的電路結構、工作原理、電壓傳輸特性及輸入、輸出端負載特性;
4. 理解TTL和COMS門(mén)電路的邏輯功能;
第三章 組合邏輯電路
1. 了解組合邏輯電路中的競爭-冒險現象產(chǎn)生的原因及消除方法;
2. 理解組合邏輯電路的分析與設計方法;
3. 掌握加法器、編碼器、譯碼器、數據選擇器及數值比較器的基本概念、工作原理及應用。
第四章 觸發(fā)器
1. 了解RS觸發(fā)器、JK觸發(fā)器、D觸發(fā)器的邏輯功能及描述方法;
2. 了解不同類(lèi)型、不同結構、不同觸發(fā)方式的觸發(fā)器的時(shí)序波形圖;
3. 掌握各種類(lèi)型觸發(fā)器之間的相互轉換;
第五章 時(shí)序邏輯電路
1. 了解時(shí)序邏輯電路的特點(diǎn);
2. 掌握時(shí)序邏輯電路的基本分析與設計方法;
3. 了解時(shí)序電路尤其是計數器、移位寄存器的組成及工作原理;
4. 掌握中規模集成計數器和移位寄存器的應用。
第六章 脈沖波形的產(chǎn)生和整形電路
1. 了解脈沖產(chǎn)生及整形電路的分類(lèi)及脈沖波形參數的定義;
2. 了解施密特觸發(fā)器、單穩態(tài)觸發(fā)器、多諧振蕩器的工作原理及其脈寬和周期的計算;
3. 了解由555定時(shí)器構成的三種脈沖電路(施密特觸發(fā)器,單穩觸發(fā)器和多諧振蕩器)的工作原理及波形參數與電路參數之間的關(guān)系。
第七章 半導體存儲器
1. 了解只讀存儲器、隨機存儲器的工作原理;
2.了解存儲器容量的擴展方式。
第八章 數/模和模/數轉換
1. 了解A/D與D/A轉換器的工作原理及主要參數,了解A/D轉換器的主
要類(lèi)型;
2. 了解逐次漸近型A/D轉換器的電路結構及工作原理;
3. 掌握并聯(lián)比較型A/D轉換器的電路結構及工作原理。
推薦書(shū)目:
閻石主編. 數字電子技術(shù)基礎. (第五版),高等教育出版社